Altera(NASDAQ:ALTR)公司今天宣布第二季度銷售額達(dá)到3.599億美元,比2008年第一季度增長(zhǎng)7%,比2007年第二季度增長(zhǎng)13%。在2008年第一季度0.839億美元凈收入和每股攤薄后收益0.27美元基礎(chǔ)上,第二季度凈收入增長(zhǎng)到
為了成本,集成度和性能等指標(biāo),采用高速串行數(shù)據(jù)接口,并且減小半導(dǎo)體制造布局是非常有必要的。但這種較小的器件更容易受到較低電壓和電流所造成的靜電損傷。另外,用于高速數(shù)據(jù)線上的低電容ESD保護(hù)器件在電容減小的同時(shí),動(dòng)態(tài)電阻會(huì)變大,這會(huì)使它們保護(hù)系統(tǒng)敏感IC元件的能力變差。
全球核心硅片市場(chǎng)2007年強(qiáng)勁增長(zhǎng), 從2006年的929.7億美元增長(zhǎng)至991億美元,增長(zhǎng)率為6.6%。核心硅片是半導(dǎo)體市場(chǎng)中最大的單一領(lǐng)域,占總體營(yíng)業(yè)收入的36%以上,該市場(chǎng)由ASIC、可編程邏輯器件(PLD)和專用標(biāo)準(zhǔn)產(chǎn)品(ASSP)
如今的產(chǎn)品生命周期可能短至六個(gè)月,因此在這種情況下要想取得定制ASIC的低成本、低功耗和高性能優(yōu)勢(shì)幾乎是不可能的。定制ASIC的設(shè)計(jì)周期通常要一年左右,這通常要比終端產(chǎn)品的生命周期還要長(zhǎng)。另外,標(biāo)準(zhǔn)單元ASIC還具有NRE費(fèi)用(非重復(fù)工程成本),對(duì)于基本的0.13微米設(shè)計(jì),該成本約為30萬(wàn)美元,而對(duì)于具有復(fù)雜IP內(nèi)容的90nm設(shè)計(jì)將超過(guò)100萬(wàn)美元。因而當(dāng)每年的批量小于10萬(wàn)片時(shí),從經(jīng)濟(jì)角度看就不具有可行性。
基于ARM的可定制MCU可承擔(dān)FPGA的工作
去年10月, Altera公司在北京宣布了該公司的45nm FPGA的生產(chǎn)計(jì)劃。今年5月20日,Altera公司在北京發(fā)布了采用最新工藝制程的FPGA和HardCopy ASIC,并非45nm,而是TSMC今年3月才發(fā)布的40nm工藝。面對(duì)大家的疑問(wèn),Alter
為幫助設(shè)計(jì)人員提高集成度,進(jìn)一步創(chuàng)新,Altera公司發(fā)布業(yè)界首款40-nm FPGA和HardCopy® ASIC。
嵌入式系統(tǒng)中IP協(xié)議用ASIC器件電路設(shè)計(jì)
為幫助設(shè)計(jì)人員提高集成度,進(jìn)一步創(chuàng)新,Altera公司發(fā)布業(yè)界首款40-nm FPGA和HardCopy® ASIC。