ASIC代表專用集成電路,是一種專為特定應用或任務而設計的集成電路(IC)。在汽車行業(yè)中,汽車ASIC是專門為滿足汽車應用要求而設計的IC。
快速、可靠且高性價比的定制IP模式提升芯片設計公司競爭力
現(xiàn)代 ASIC 由數(shù)百萬個門和數(shù)十億個晶體管組成,它們通??梢栽诰哂胁煌妷汉蜁r鐘頻率的多個域中運行。為了避免數(shù)據(jù)丟失,設計人員需要確保從一個域發(fā)送到另一域的信號不會導致目標域中寄存器的建立時間或保持時間違規(guī)。以下是跨時鐘域時需要確?;虮苊獾?10 件事。
本系列文章從數(shù)字芯片設計項目技術(shù)總監(jiān)的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設計和驗證規(guī)劃進行結(jié)合,詳細講述了在FPGA上使用硅知識產(chǎn)權(quán)(IP)內(nèi)核來開發(fā)ASIC原型項目時,必須認真考慮的一些問題。
在半導體技術(shù)的快速發(fā)展中,現(xiàn)場可編程門陣列(FPGA)和專用集成電路(ASIC)作為兩種重要的硬件平臺,各自在不同的應用領(lǐng)域中發(fā)揮著關(guān)鍵作用。盡管FPGA以其靈活性和可編程性著稱,但在效率方面,它通常低于ASIC。本文將從多個維度深入探討FPGA與ASIC之間的效率差異,以及這些差異背后的原因。
這款超緊湊的彈性存儲芯片提高了SWaP,可用于通信、地球觀測、科學和邊緣計算衛(wèi)星等高級任務。
本系列文章從數(shù)字芯片設計項目技術(shù)總監(jiān)的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設計和驗證規(guī)劃進行結(jié)合,詳細講述了在FPGA上使用IP核來開發(fā)ASIC原型項目時,必須認真考慮的一些問題。文章從介紹使用預先定制功能即IP核的必要性開始,通過闡述開發(fā)ASIC原型設計時需要考慮到的IP核相關(guān)因素,用八個重要主題詳細分享了利用ASIC IP來在FPGA上開發(fā)原型驗證系統(tǒng)設計時需要考量的因素。
MXO 系列示波器可提供目前業(yè)界最快的區(qū)域觸發(fā)更新率,每秒高達 600,000 個波形,觸發(fā)事件之間的盲區(qū)時間小于1.45 us。與同類區(qū)域觸發(fā)競品相比,速度最多可提高10,000倍。由于采用了基于ASIC的新型區(qū)域觸發(fā)技術(shù),MXO系列示波器可以精準隔離那些傳統(tǒng)觸發(fā)技術(shù)不具靈活性的事件。
定制ASICS使OEM能夠更好地平衡功能和需求,但是沒有什么東西是完美的。幾乎所有的應用程序都是如此,特別是在先進的可穿戴醫(yī)療系統(tǒng)中,在這些系統(tǒng)中,功率預算、功能和形式因素都在嚴格的約束下運行。在本文中,我們研究了在采用ASIC方法時可能面臨的一些關(guān)鍵性權(quán)衡,以及如何更有效地平衡這些權(quán)衡。
香港2024年7月30日 /美通社/ -- 作為全球領(lǐng)先的差價合約經(jīng)紀商,ATFX 宣布已獲得中國香港證券及期貨事務監(jiān)察委員會(SFC)頒發(fā)的第三類牌照(中央編號:BUM667)。ATFX 在中國香港以AT Global Financial Services (HK) Limit...
本系列文章從數(shù)字芯片設計項目技術(shù)總監(jiān)的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設計和驗證規(guī)劃進行結(jié)合,詳細講述了在FPGA上使用IP核來開發(fā)ASIC原型項目時,必須認真考慮的一些問題。文章從介紹使用預先定制功能即IP核的必要性開始,通過闡述開發(fā)ASIC原型設計時需要考慮到的IP核相關(guān)因素,用八個重要主題詳細分享了利用ASIC所用IP來在FPGA上開發(fā)原型驗證系統(tǒng)設計時需要考量的因素。
隨著信息技術(shù)的飛速發(fā)展,數(shù)據(jù)安全性已成為人們關(guān)注的焦點。SM4算法作為我國自主研發(fā)的分組密碼算法,在金融、物聯(lián)網(wǎng)等關(guān)鍵領(lǐng)域得到了廣泛應用。CBC(Cipher Block Chaining)模式作為SM4算法的一種常見工作模式,其安全性與性能尤為重要。本文旨在探討SM4算法CBC模式的高吞吐率ASIC實現(xiàn),并簡要介紹相關(guān)代碼。
在ASIC設計中,項目會期望設計將代碼寫成clk-gating風格,以便于DC綜合時將寄存器綜合成clk-gating結(jié)構(gòu),其目的是為了降低翻轉(zhuǎn)功耗。因為當控制信號(vld_in)無效時,使用了clk-gating后的寄存器,其CK(clk)端口一直為0,因此不存在翻轉(zhuǎn),能夠有效降低寄存器的翻轉(zhuǎn)功耗和對應的時鐘樹的翻轉(zhuǎn)功耗。如下所示:下圖左側(cè)是DC綜合后的clk -gating結(jié)構(gòu)圖,使用了ICG模塊進行時鐘gating,被gating后的時鐘連接到寄存器的CK端。右側(cè)是沒有被clk-gating的寄存器結(jié)構(gòu)圖。
Graham Curren將辭去歐洲領(lǐng)先的ASIC設計服務公司Sondrel Holdings plc的CEO職務。在領(lǐng)導Sondrel近23年后,Curren將由臨時CEO David Mitchard接替。
馬來西亞吉隆坡2023年9月11日 /美通社/ -- 近期,F(xiàn)inance Magnates發(fā)布了2023年第二季度行業(yè)報告,ATFX以季度總交易量超過5,310億美元的不俗表現(xiàn),強勢榮登全球第五。 細化到各項數(shù)據(jù)增長上,ATFX 2023年第二季度與第一季度相比,交易量增長幅...
─ 專用視頻處理架構(gòu)支持 AV1 加速處理,每卡可提供 32路 1080p 轉(zhuǎn)碼密度,并支持 AI 優(yōu)化視頻質(zhì)量 ─
2023年3月2日 – 貿(mào)澤電子 (Mouser Electronics) 宣布與Asahi Kasei Microdevices (AKM) 簽訂全球分銷協(xié)議。該公司是業(yè)界知名的先進傳感器和模擬/數(shù)字混合信號IC供應商,通過將主要用于磁性傳感器的化合物半導體技術(shù)與基于硅半導體的ASIC/模擬電路技術(shù)相結(jié)合,為客戶提供高品質(zhì)的產(chǎn)品。簽約后,設計工程師將能夠輕松獲得Asahi Kasei Microdevices面向移動設備、汽車、工業(yè)和消費市場的傳感器和音頻芯片。
在“軟件定義一切”思想的推動下,ASIC方案越來越強調(diào)可配置,雖然可配置資源不如FPGA多,但可配置度提升在日益增長。而從性能及系統(tǒng)應用成本優(yōu)化考慮,F(xiàn)PGA越來越呈現(xiàn)出專用特質(zhì),比如RFSoC系列產(chǎn)品,顯然為射頻應用專門做了優(yōu)化,其命名也更像一顆ASIC。當然,RFSoC似乎在可配置與定制化之間巧妙地找到了平衡點。
加利福尼亞州埃爾多拉多山,2022年12月9日-為AI和IoT提供嵌入式計算硬件和軟件的邊緣AI解決方案提供商-安提國際(Aetina)推出了一種基于ASIC的全新邊緣AI系統(tǒng)。該系統(tǒng)由可編程Blaize?Pathfinder P1600嵌入式系統(tǒng)模塊(SoM)提供支持。Aetina AI推理系統(tǒng)-AIE-CP1A-A1是一款小型嵌入式計算機,專為不同的計算機視覺應用而設計,包括物體檢測、人體運動檢測和自動檢測。