公共服務(wù)聯(lián)盟力挺本土IP
Tensilica宣布,Tensilica成為首家采用DolbyMS10多碼流解碼器,用于SoC設(shè)計(jì)的音頻內(nèi)核IP供應(yīng)商。DolbyMS10多碼流解碼器具備多格式音頻解碼技術(shù),在單個(gè)算法包中支持DolbyDigitalPlus和DolbyPulse,用于下一代HDTV(高
在工業(yè)和信息化部電子信息司的指導(dǎo)和國家集成電路公共服務(wù)聯(lián)盟的大力支持下,由工業(yè)和信息化部軟件與集成電路促進(jìn)中心(CSIP)主辦,蘇州國芯科技有限公司承辦的2010年中國(北京)國際IP核推介會(huì)暨自主創(chuàng)新嵌入式CP
Tensilica今日宣布,Tensilica成為首家采用Dolby MS10多碼流解碼器,用于SoC設(shè)計(jì)的音頻內(nèi)核IP供應(yīng)商。Dolby MS10多碼流解碼器具備多格式音頻解碼技術(shù),在單個(gè)算法包中支持Dolby Digital Plus和Dolby Pulse,用于下一
愛特公司(Actel Corporation)宣布,其Libero® 黃金(Gold) 版本用戶現(xiàn)在可以免費(fèi)訪問IP庫,而Libero 白金(Platinum)版本則加入RTL IP庫源碼,使得設(shè)計(jì)人員能夠通過采用愛特經(jīng)驗(yàn)證的IP模塊系列,更輕易建立功能強(qiáng)大
本文針對移動(dòng)多媒體SOC設(shè)計(jì)中的功耗問題,提出了一種系統(tǒng)級低功耗設(shè)計(jì)方法。該方法的核心是利用各種IP所提供的配置空間,將多媒體SOC系統(tǒng)細(xì)分為不同的微狀態(tài)。同時(shí)結(jié)合傳統(tǒng)的DVS以及DPM思想,利用反饋控制和負(fù)載預(yù)測相結(jié)合的方式,實(shí)時(shí)調(diào)整系統(tǒng)運(yùn)行過程中的微狀態(tài),從而在保證多媒體服務(wù)質(zhì)量的基礎(chǔ)上,讓系統(tǒng)負(fù)載盡可能均勻分布于整個(gè)運(yùn)行期間,達(dá)到降低功耗的目的。
首場中國國際IP核推介會(huì)在京舉辦
建設(shè)世界現(xiàn)代田園城市,必須要有強(qiáng)大的產(chǎn)業(yè)支撐,更要直奔高端產(chǎn)業(yè)和產(chǎn)業(yè)高端。作為高新技術(shù)的聚集地,成都高新區(qū)在培育本土高端產(chǎn)業(yè)方面有著明確的路徑選擇———在集成電路、光電顯示、軟件及服務(wù)外包三大產(chǎn)業(yè)集群
建設(shè)世界現(xiàn)代田園城市,必須要有強(qiáng)大的產(chǎn)業(yè)支撐,更要直奔高端產(chǎn)業(yè)和產(chǎn)業(yè)高端。作為高新技術(shù)的聚集地,成都高新區(qū)在培育本土高端產(chǎn)業(yè)方面有著明確的路徑選擇———在集成電路、光電顯示、軟件及服務(wù)外
建設(shè)世界現(xiàn)代田園城市,必須要有強(qiáng)大的產(chǎn)業(yè)支撐,更要直奔高端產(chǎn)業(yè)和產(chǎn)業(yè)高端。作為高新技術(shù)的聚集地,成都高新區(qū)在培育本土高端產(chǎn)業(yè)方面有著明確的路徑選擇———在集成電路、光電顯示、軟件及服務(wù)外包三大產(chǎn)業(yè)集群
12位Extended Sequential JPEG IP核(CAST)
提出了一種采用基于NiosII處理器的通用AD IP核來實(shí)現(xiàn)嵌入式數(shù)據(jù)采集系統(tǒng)的新方案。它能將市面上任意一款A(yù)D芯片制作成IP核并集成到NiosII系統(tǒng)中使用,且整個(gè)IP核的控制與運(yùn)算邏輯由一片F(xiàn)PGA芯片來完成。
基于NiosII處理器的通用AD IP核的設(shè)計(jì)與實(shí)現(xiàn)
基于NiosII處理器的通用AD IP核的設(shè)計(jì)與實(shí)現(xiàn)
山東華芯半導(dǎo)體有限公司成立于2008年5月,是浪潮集團(tuán)和山東省高新技術(shù)投資有限公司、濟(jì)南市高新控股集團(tuán)公司為發(fā)展山東省集成電路產(chǎn)業(yè)專門成立的項(xiàng)目實(shí)體,主要負(fù)責(zé)山東首條12英寸集成電路生產(chǎn)線項(xiàng)目建設(shè),公司注冊資
Tensilica宣布,授權(quán)NTT DOCOMO公司多個(gè)Tensilica Xtensa LX數(shù)據(jù)處理器(DPU)IP核,用于最新的LTE(長期演進(jìn)技術(shù))手持移動(dòng)設(shè)備SoC設(shè)計(jì)。2010年2月在西班牙巴塞羅那舉行的全球移動(dòng)大會(huì)上,NTT DOCOMO展出了與富士通、
摘要: 重點(diǎn)闡述了USB接口IP核關(guān)鍵模塊的設(shè)計(jì)和驗(yàn)證,用VerilogHDL對USBIP核協(xié)議RTL級代碼編寫,對USB協(xié)議的數(shù)據(jù)流、傳輸?shù)冗M(jìn)行了深入的分析,在Xilinx ISE軟件平臺上進(jìn)行了FPGA綜合,并在Xilinx FPGA開發(fā)板上調(diào)試成功
Tensilica授權(quán)海思使用Xtensa以及和ConnX DSP IP核
1 引言 隨著半導(dǎo)體工藝的發(fā)展,片上系統(tǒng)SOC已成為當(dāng)今一種主流技術(shù)。基于IP復(fù)用的SOC設(shè)計(jì)是通過用戶自定義邏輯(UDL)和連線將IP核整合為一個(gè)系統(tǒng),提高了設(shè)計(jì)效率,加快了設(shè)計(jì)過程,縮短了產(chǎn)品上市時(shí)間。但是隨著設(shè)
摘要:本文目標(biāo)是根據(jù)航天電子設(shè)計(jì)的需要,提出一種高可靠性微處理器設(shè)計(jì)的設(shè)計(jì)方案。在分析了單粒子效應(yīng)的和總結(jié)了高可靠性設(shè)計(jì)技術(shù)的基礎(chǔ)上,對 oregano systems公司提供的 mc8051IP軟核進(jìn)行了修改。修改后的 IP