IP核

我要報錯
  • 基于FPGA IP核的FFT實現(xiàn)

    對于FFT而言,很多領(lǐng)域都提出了其高速實時運算的要求。利用FFT IP核實現(xiàn)FFT算法,并在cycloneⅡ系列的EP2C70F896C8器件上設(shè)計出處理速度為69.58 MHz的24位512點復(fù)數(shù)FFT處理器需29.3 μs,該方法具有效率高、速度快、周期短、靈活性強等特點。仿真結(jié)果表明此方法具有良好性能。

    模擬
    2009-07-10
    FPGA FFT IP核 BSP
  • FPGA的高速多通道數(shù)據(jù)采集控制器IP核設(shè)計

    摘要 介紹基于FPGA嵌入式系統(tǒng)的多通道高速數(shù)據(jù)采集模塊控制器的IP核設(shè)計。采用TI公司的6通道同步采集A/D轉(zhuǎn)換器件(ADS8364),針對該器件使用硬件描述語言設(shè)計IP核,實現(xiàn)對采集數(shù)據(jù)的處理,同時設(shè)計了IP核與嵌入式系統(tǒng)

  • 基于Q-Coder算術(shù)編碼器的IP核設(shè)計與研究

      1 概述   JPEG2000[1,2]是新的靜止圖像壓縮標(biāo)準(zhǔn),它具有的多種特性使得它有著廣泛的應(yīng)用前景。目前為止,JPEG2000的解決方案比較少,并且其中的絕大部分是軟件解決方案:Jasper[3]軟件是經(jīng)IEC JTC1/SC29/WG1小

  • USB IP核的設(shè)計和應(yīng)用

    摘要:由于USB接口廣泛應(yīng)用,現(xiàn)在眾多SoC中都嵌入了USBIP核。但當(dāng)前市場上的USB IP核一般僅僅針對某一種總線結(jié)構(gòu)的SoC,可重用性不強。介紹了一款可配置的USB IP核設(shè)計,重點描述USB IP核的結(jié)構(gòu)劃分,詳細闡述了各模

  • MC8051單片機IP核的FPGA實現(xiàn)與應(yīng)用

    分析了與標(biāo)準(zhǔn)805l MCU兼容的MC805l IP核結(jié)構(gòu)原理與設(shè)計層次,詳細論述了MC8051 IP核的FPGA實現(xiàn)與應(yīng)用方法。通過試驗驗證,其性能比標(biāo)準(zhǔn)8051 MCU高,方便與系統(tǒng)其他模塊的集成。在各種嵌入式系統(tǒng)和片上系統(tǒng)中使用該IP核具有重要意義。

  • 基于EDA技術(shù)的單片機IP核設(shè)計

    摘 要:本文介紹了利用EDA技術(shù)設(shè)計出與MCS-51系列微處理器指令集完全兼容的8位嵌入式微處理器芯片的IP核,并經(jīng)過驗證獲得了滿意的效果。 關(guān)鍵詞: 電子設(shè)計自動化;知識產(chǎn)權(quán)核;設(shè)計 1. 引言EDA(Electronic De

  • H.264便攜式實時編解碼器的方案探討

    H.264便攜式實時編解碼器對實時性、功耗等因素有較高的要求,采用硬件編解碼器能夠有效地解決這些問題。探討了基于IP核和基于ASIC的方案,重點介紹了幾款H.264不同層次上的全功能編解碼芯片。

  • H.264便攜式實時編解碼器的方案探討

    H.264便攜式實時編解碼器對實時性、功耗等因素有較高的要求,采用硬件編解碼器能夠有效地解決這些問題。探討了基于IP核和基于ASIC的方案,重點介紹了幾款H.264不同層次上的全功能編解碼芯片。

  • 一種基于SoC應(yīng)用的Rail-to-Rail運算放大器IP核

    從IP核設(shè)計的角度出發(fā),筆者設(shè)計了一種結(jié)構(gòu)簡單、低功耗、高增益的Rail-to-Rail CMOS運算放大器.輸入級采用互補差分對結(jié)構(gòu),輸出采用分壓電路進行求和,再接以PMOS為負載的共源級進行放大. 較以往的Rail-to-Rail運算放大器大大簡化了結(jié)構(gòu),對稱性好,版圖面積小,易于實現(xiàn). 模擬結(jié)果表明運放的輸入輸出都達到全擺幅,且增益和相位裕度分別為107.8 dB和62.4°,功耗只為0.38mW,非常適于做成SoC的IP核.

  • H.264便攜式實時編解碼器的方案探討

    設(shè)計H.264便攜式實時編解碼器時必須充分考慮實時性、功耗、成本、資源、開發(fā)周期等因素,進行充分的調(diào)研,才能確定最優(yōu)方案,降低系統(tǒng)的開發(fā)難度,縮短開發(fā)周期,降低開發(fā)成本。本文探討了基于硬件實現(xiàn)的方案,對幾款H.264不同層次的全功能編解碼芯片的主要特點作了介紹以及簡要對比,對開發(fā)前期方案的確定有一定的指導(dǎo)意義。

  • H.264便攜式實時編解碼器的方案探討

    設(shè)計H.264便攜式實時編解碼器時必須充分考慮實時性、功耗、成本、資源、開發(fā)周期等因素,進行充分的調(diào)研,才能確定最優(yōu)方案,降低系統(tǒng)的開發(fā)難度,縮短開發(fā)周期,降低開發(fā)成本。本文探討了基于硬件實現(xiàn)的方案,對幾款H.264不同層次的全功能編解碼芯片的主要特點作了介紹以及簡要對比,對開發(fā)前期方案的確定有一定的指導(dǎo)意義。

  • 225MHz HDMI v1.3物理層IC和鏈路層軟IP核(Silicon Image)

    225MHz HDMI v1.3物理層IC和鏈路層軟IP核(Silicon Image)

  • 思科部署馬來群島WiMAX網(wǎng)絡(luò)

    C114 11月28日消息(張月紅編譯)楊忠禮電子(YTLE)與思科簽署合約,共同部署馬亞西亞半島的WiMAX網(wǎng)絡(luò)。根據(jù)協(xié)議,思科將建設(shè)并整合YTLE的WiMAX網(wǎng)絡(luò),包括IP核心,運營支持系統(tǒng),結(jié)算系統(tǒng),PNOC以及互用性測試實驗室