Intel Arrow Lake P/E大小核布局變了!有兩大好處
7月2日消息,Intel 12/13/14代酷睿都是P/E混合架構設計,俗稱大小核,整體布局是一致的,但是下一代的Arrow Lake,也就是酷睿Ultra 200系列(沒有15代酷睿了),將會迎來一次變革。
在目前的架構中,P核、E核、GPU核顯、I/O控制器等億次都掛靠在一條環(huán)形總線(Ring Bug),其中P核是一個整體(最多8個),E核是另一個整體(最多16個)。
Arrow Lake(包括低功耗版Lunar Lake)的具體架構圖現(xiàn)在是沒有的,但是有高手根據(jù)已知信息做了一個示意圖如下:
P核、E核不再是獨立的兩部分,而是混合在一起,每一個P核的旁邊是四個E核組成的集群,各有自己對應的三級緩存。
環(huán)形總線通信的時候,先經(jīng)過一個P核,然后是四個E核,接下來是兩個P核,再往后是四個核,緊接著一個P核,如此往復。
這么做的好處看起來有兩個,一是P核、E核之間的通信延遲會大大縮小,可以直接互通,而不需要間隔好幾站。
比如當線程調度器需要分配不同負載給不同的P核、E核的時候,或者某個負載需要在P核、E核之間轉移的時候,效率會高得多。
二是改善散熱,更加均衡。
比如在游戲等高負載場景中,不會再集中使用P核而導致這部分區(qū)域集中發(fā)熱,E核部分則基本閑置。
當然,具體的Arrow Lake架構設計,還需要等發(fā)布之后再挖掘更具體的信息。