當(dāng)前位置:首頁(yè) > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]依據(jù)Micon公司MI—MVl3型高幀頻互補(bǔ)金屬氧化物半導(dǎo)體(CMOS)圖像傳感器驅(qū)動(dòng)控制時(shí)序關(guān)系,設(shè)計(jì)了高幀頻相機(jī)驅(qū)動(dòng)控制時(shí)序。選用Actel公司復(fù)雜的可編程邏輯器件及其開發(fā)系統(tǒng),并利用硬件描述語(yǔ)言實(shí)現(xiàn)了驅(qū)動(dòng)時(shí)序及控制時(shí)序。實(shí)驗(yàn)表明,設(shè)計(jì)的控制驅(qū)動(dòng)時(shí)序完全能滿足圖像傳感器的要求。

1 引言
    互補(bǔ)金屬氧化物半導(dǎo)體(CMOS)圖像傳感器具有功耗低,集成度高和易于控制等特點(diǎn),其信噪比,光靈敏度和動(dòng)態(tài)范圍等性能可與成熟的電荷耦合器件(CCD)圖像傳感器相媲美,因此,CMOS圖像傳感器為發(fā)展微型化、數(shù)字化和多功化成像器件開辟了新思路。高分辨率、高幀頻的CMOS圖像采集系統(tǒng)在高速運(yùn)動(dòng)分析、高速物體追蹤及高速變化過(guò)程罔像的獲取等領(lǐng)域應(yīng)用廣泛。

2 高幀頻COMS相機(jī)電子學(xué)系統(tǒng)模塊
   
相機(jī)電子學(xué)系統(tǒng)包括CMOS圖像傳感器焦平面板和驅(qū)動(dòng)控制板,原理結(jié)構(gòu)如圖1所示。主要功能模塊包括:CMOS圖像傳感器、LD0電源調(diào)整電路及濾波電路、時(shí)序電路、時(shí)鐘電路、圖像數(shù)據(jù)接口電路、RS422驅(qū)動(dòng)電路,以及低壓差分電路等。

2.1 焦平面板
   
經(jīng)濾波電路平臺(tái)輸出+5 V二次電源電壓,冉經(jīng)LD0電壓調(diào)整電路輸出+3.3V電壓。該電壓經(jīng)濾波后向圖像傳感器及偏置電路提供電源。
    MT9M413內(nèi)部集成有10 bit A/D轉(zhuǎn)換器(簡(jiǎn)稱ADC),可直接輸出3.3 V的數(shù)字信號(hào)。時(shí)序驅(qū)動(dòng)板CPLD的端口電壓為+3.3 V,因此兩者之間可直接傳輸信號(hào),無(wú)需電平轉(zhuǎn)換電路。MT9M413含有10個(gè)輸出通道,數(shù)據(jù)總線多達(dá)100條,因此采用微型板問(wèn)連接器連接焦平面板和驅(qū)動(dòng)控制板,以減小電路板體積和質(zhì)量。
2.2 驅(qū)動(dòng)控制板
   
驅(qū)動(dòng)控制板是相機(jī)控制系統(tǒng)的核心,其作用主要包括:產(chǎn)生MT9M413的丁作時(shí)序;FIF0讀寫控制;實(shí)現(xiàn)間接指令接口RS232(RS422電平);實(shí)現(xiàn)圖像輸出接口(LVDS電平)。驅(qū)動(dòng)控制板的時(shí)序信號(hào)和控制信號(hào)通過(guò)FPGA實(shí)現(xiàn),綜合考慮速度、器件容量、工作溫度、功耗及抗輻射能力等因素,選用Actel公司的APA600型FPGA,該器件內(nèi)置2個(gè)鎖相環(huán),I/O電壓為+3.3V,內(nèi)核電壓為+2.5 V,屬于低功耗器件。
2.2.1 MT9M413圖像傳感器工作原理
    MT9M413是Micron公司的具有3.3V電源,1.31 M像素的CMOS數(shù)字圖像傳感器,其分辨率為l 280 H×1 024 V;主時(shí)鐘為66 MHz時(shí),幀頻可達(dá)500f/s;動(dòng)態(tài)范圍為59 dB;快門時(shí)間范圍為10μs~33 ms。片內(nèi)集成10 bit自標(biāo)定、全數(shù)字接口的ADC。MT9M413功能框圖如圖2所示,其功能組件包括:像元陣列、行地址選擇邏輯、列放大器組、l 280個(gè)10位ADC模塊、ADC寄存器和讀出寄存器模塊。

    MT9M413的時(shí)序關(guān)系如圖3所示。10位ROW—ADDR行地址總線輸入選擇讀出的像素行,ROW_STRT_N信號(hào)開始從像素行讀模擬數(shù)據(jù),并數(shù)字化地存儲(chǔ)在ADC寄存器中,當(dāng)這一系列工作完成后,器件輸出ROW_DONE_N信號(hào)。當(dāng)DATA_READ_EN_N信號(hào)有效時(shí),LD_SHFT_N信號(hào)低電平有效,從ADC寄存器開始向輸出寄存器轉(zhuǎn)移數(shù)字?jǐn)?shù)據(jù),DATA_READ_EN_N信號(hào)使輸出寄存器使能。DATA_READ_EN_N置低保持兩個(gè)時(shí)鐘后。開始讀取新像素行和轉(zhuǎn)換循環(huán)。在新行轉(zhuǎn)換同時(shí)允許讀取先前轉(zhuǎn)換的數(shù)字信號(hào),因此行周期是從ROW_STRT_N信號(hào)開始到。ROW_DONE_N信號(hào)返回,或在LD_SHFT_N和DATA_READ_EN_N信號(hào)有效周期加兩個(gè)時(shí)鐘的時(shí)間。PG_N(PGl+PG2)信號(hào)同時(shí)置位整個(gè)像素陣列的光探測(cè)器進(jìn)行光積分;TX—N信號(hào)同時(shí)為整個(gè)陣列的每一個(gè)像素轉(zhuǎn)移光探測(cè)器的電荷到存儲(chǔ)器,結(jié)束光積分。必須注意的是,在連續(xù)模式下,PG—N和rrx—N脈沖必須持續(xù)64個(gè)SYSTCLK時(shí)鐘周期;在ROW—STRT_N為低電平時(shí),ROW—ADDR地址總線才有效,且至少持續(xù)66個(gè)SYSCI.K時(shí)鐘周期。通過(guò)增加光積分階段的行轉(zhuǎn)移脈沖個(gè)數(shù)調(diào)整曝光時(shí)間。對(duì)MxN陣列的CMOS器件.Ⅳ個(gè)行轉(zhuǎn)移周期即可完成一幀圖像的所有行轉(zhuǎn)移。為了增大積分時(shí)間,可以增加行轉(zhuǎn)移的數(shù)量,使得行轉(zhuǎn)移脈沖個(gè)數(shù)大于Ⅳ,當(dāng)然在第Ⅳ個(gè)轉(zhuǎn)移周期之外的信號(hào)無(wú)效。

    圖像信號(hào)從10個(gè)通道同步讀m,每個(gè)通道的位寬均為10 bit.每個(gè)通道所對(duì)應(yīng)的像元編號(hào)如表1所示。

    整幀圖像輸出需要128個(gè)時(shí)鐘周期。隨后將1。5通道合并成一路50 bit數(shù)據(jù):6~10通道合并成一路50 bit數(shù)據(jù),分別緩存在兩個(gè)數(shù)據(jù)FIF0中.每個(gè)FIFO的容量為128 KxS0bit.并將上述兩路信號(hào)傳輸給FPGA進(jìn)行并.并轉(zhuǎn)換,最后輸m一路10 bit并行圖像數(shù)據(jù)。
2.2.2 FIFO讀寫控制
   
由于M’F9M413每個(gè)時(shí)鐘周期可同時(shí)輸出100位數(shù)據(jù),必須經(jīng)過(guò)FPGA并。并轉(zhuǎn)換。轉(zhuǎn)換成10位數(shù)據(jù)供LV:DS數(shù)據(jù)采集卡使用。為了避免丟失高速數(shù)據(jù),必須在中間加入數(shù)據(jù)緩存器。該系統(tǒng)設(shè)計(jì)選用兩片128 KxS0 bit的FIFO。它是一種高速、低功耗的先入先出型緩存器。
2.2.3 基于VHDL硬件電路的實(shí)現(xiàn)
   
VHDL硬件描述語(yǔ)言支持自上而下的設(shè)計(jì)方法。根據(jù)自上而下的設(shè)計(jì)方法,確定輸入/輸出信號(hào),同時(shí)根據(jù)時(shí)序劃分功能模塊,然后把所有的輸入/輸出信號(hào)分配到各個(gè)功能模塊中,每個(gè)功能模塊分別進(jìn)行VHDL設(shè)計(jì)輸入、功能仿真、后仿真。在各個(gè)功能模塊實(shí)現(xiàn)各自功能后,例化到頂層設(shè)計(jì)中,完成頂層的VHDL設(shè)計(jì)輸入、功能仿真、綜合、后仿真。直至達(dá)到設(shè)計(jì)要求。部分VHDL硬件捕述如圖4所示,其中R1是幀計(jì)數(shù),R2是行計(jì)數(shù)。總曝光時(shí)間的計(jì)算公式如下:總曝光時(shí)間=Rl×行周期×l 024+(1 023一R2)×行周期。

3 結(jié)語(yǔ)
    該系統(tǒng)沒(méi)計(jì)根據(jù)CMOS的時(shí)序要求.經(jīng)仿真調(diào)試能夠產(chǎn)生相應(yīng)的驅(qū)動(dòng)脈沖和偏置電壓,并通過(guò)遙控?cái)?shù)據(jù)的注入,實(shí)現(xiàn)了曝光時(shí)間的可調(diào)控制。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉