當前位置:首頁 > EDA > 電子設(shè)計自動化
[導(dǎo)讀]摘要:提出了直接傳輸光通信系統(tǒng)中三階高密度雙極性信號編譯碼實現(xiàn)方法,分析了三階高密度雙極性信號編、譯碼規(guī)則,并用硬件描述語言構(gòu)建了其編、譯碼模型,通過EDA技術(shù)實現(xiàn)仿真,驗證了其設(shè)計的有效性,對設(shè)計數(shù)字基

摘要:提出了直接傳輸光通信系統(tǒng)中三階高密度雙極性信號編譯碼實現(xiàn)方法,分析了三階高密度雙極性信號編、譯碼規(guī)則,并用硬件描述語言構(gòu)建了其編、譯碼模型,通過EDA技術(shù)實現(xiàn)仿真,驗證了其設(shè)計的有效性,對設(shè)計數(shù)字基帶通信系統(tǒng)有一定的參考價值。
關(guān)鍵詞:數(shù)字通信;三階高密度雙極性碼;編譯碼;硬件描述語言


    數(shù)字基帶信號的傳輸是數(shù)字通信系統(tǒng)的重要組成部分之一。在數(shù)字通信中,有些場合可不經(jīng)過載波調(diào)制和解調(diào)過程,而對基帶信號進行直接傳輸。采用AMI碼的傳號交替反轉(zhuǎn),有可能出現(xiàn)四連零現(xiàn)象,不利于接收端的定時信號提取。而三階高密度雙極性碼因具有無直流成份,低頻成份少和連O個數(shù)最多不超過3個等明顯的優(yōu)點,對定時信號的恢復(fù)十分有利,成為CCITT協(xié)會推薦使用的基帶傳輸碼型之一。本文使用硬件描述語言對數(shù)字通信系統(tǒng)中的三階高密度雙極性碼的編譯碼進行實用設(shè)計。


1 三階高密度雙極性碼的編、譯碼規(guī)則
1.1 三階高密度雙極性碼的編碼規(guī)則
    三階高密度雙極性碼是AMI碼的改進型,稱為三階高密度雙極性碼,它克服了AMI碼的長連O串現(xiàn)象。
    其編碼規(guī)則為先檢查消息代碼(二進制)的連O串情況,當沒有4個或4個以上連0串時,則這時按照AMI碼的編碼規(guī)則對消息代碼進行編碼;當出現(xiàn)4個或4個以上連O串時,則將每4個連0小段的第4個0變換成與前一非0符號(+1或一1)同極性的V符號,且必須保證相鄰V符號應(yīng)極性交替(即+l記為+V,一1記為一V);檢查相鄰V符號問的非O符號的個數(shù)是否為偶數(shù),若為偶數(shù),則再將當前的V符號的前一非0符號后的第1個0變?yōu)?B或一B符號,且B的極性與前一非O符號的極性相反,并使后面的非0符號從V符號開始再交替變化。
1.2 三階高密度雙極性碼的譯碼
    三階高密度雙極性碼的譯碼是編碼的逆過程,其譯碼相對于編碼較簡單。從其編碼原理可知,每一個破壞符號V總是與前一非O符號同極性,因此,從收到的三階高密度雙極性碼序列中,容易識別V符號,同時也肯定V符號及其前面的3個符號必是連O符號,于是可恢復(fù)成4個連0碼,然后再將所有的一1變成+1后便得到原消息代碼。


2 三階高密度雙極性編碼的建模
    三階高密度雙極性碼的建模思想:在消息代碼的基礎(chǔ)上,依據(jù)三階高密度雙極性編碼規(guī)則進行插入“V”符號和插入“B”符號的操作,且用2位二進制代碼分別表示。最后完成單極性信號變成雙極性信號的轉(zhuǎn)換,其編碼器模型如圖1所示。

2.1 插“V”模塊的實現(xiàn)
    插“V”模塊是對消息代碼里的四連0串的檢測,即當出現(xiàn)四個連O串的時候,把第四個“0”變換成為符號“V”,用“11”標識,“1”用“01”標識,“O”用“00”標識,其模型如圖2所示。

2.2 插“B”模塊的實現(xiàn)
    建模思路是當相鄰“V”符號之間有偶數(shù)個非0符號的時候,把后一小段的第1個“O”變換成一個“B”符號。在此用一個4位的移位寄存器實現(xiàn)延遲作用,經(jīng)插“V”處理過的碼元,在同步時鐘的作用下,同時進行是否插“B”的判決,等到碼元從移位寄存器里出來的時候,就可以決定是應(yīng)該變換成“B”符號,還是照原碼輸出。輸出端用“11”表示符號“V”,“01”表示“1”碼,“00”表示“O”碼,“10”表示符號“B”,其模型如圖3所示。

2.3 單極性變雙極性的實現(xiàn)
    根據(jù)編碼規(guī)則,“B”符號的極性與前一非零符號相反,“V”極性符號與前一非零符號一致。因此將“V”單獨拿出來進行極性變換(由前面已知“V”已經(jīng)由“11”標識,相鄰“V”的極性是正負交替的),余下的“1”和“B”看成一體進行正負交替,這樣就完成了三階高密度雙極性的編碼。
    因為經(jīng)過插“B”模塊后,“V”,“B”,“1”已經(jīng)分別用雙相碼“11”,“10”,“01”標識,“O”用“00”標識。而在實際應(yīng)用中,CPLD或FPGA端口輸出電壓只有正極性電壓,在波形仿真中也只有“+1”和“O”,而無法識別“一1”。所以要得到所需要三階高密度雙極性編碼的結(jié)果,需定義的“00",“01”,“10”來分別表示“0”,“一1”,“+1”。將插“B”模塊后輸出的“OO”,“01”,“10”,“1l”組合轉(zhuǎn)換為“00”,“01”,“10”組合表示,再通過“00”,“01”,“10”控制四選一數(shù)字開關(guān)的地址來選擇輸出通道,就可以實現(xiàn)O,一E,+E。在此本文用CC4052的一組通道作為四選一數(shù)字開關(guān),將CPLD或FPGA目標芯片的標識性輸出轉(zhuǎn)換成雙極性信號,最終實現(xiàn)三階高密度雙極性非歸零編碼。CC4052接線如圖4所示,實現(xiàn)地址控制器的模型如圖5所示。

3 三階高密度雙極性譯碼的建模
    三階高密度雙極性譯碼器的建模思想:根據(jù)編碼規(guī)則,破壞點V脈沖與前一個脈沖同極性。因而可從所接收的信碼中找到V碼,然后根據(jù)加取代碼的原則,V碼與前面的三位代碼必然是取代碼,在譯碼時,須全部復(fù)原為四連O。只要找到V碼,不管V碼前是兩個“O”碼,還是三個“0”碼,一律把取代碼清零,完成了扣V扣B功能,進而得到原二元信碼序列??蓪崿F(xiàn)三階高密度雙極性譯碼的模型框圖如圖6所示。三階高密度雙極性譯碼器包括雙/單極性變換、V碼檢測、時鐘提取、扣V扣B四部分組成。

3.1 +V碼檢測與一V碼檢測的實現(xiàn)
    +V碼檢測原理是對正整流電路輸出的信號的上升沿到來時,利用計數(shù)器對輸入的正整流電路輸出的信號脈沖進行計數(shù),當計數(shù)值等于2時,輸出一個脈沖作為+V脈沖,同時計數(shù)器清零,而且在計數(shù)期間,一旦有負整流電路輸出的信號脈沖,立即對計數(shù)器清零,計數(shù)器重新從零開始計數(shù)。這是因為在兩個正整流電路輸出的信號脈沖之間,存在負整流電路輸出的信號脈沖,說明第二個正整流電路輸出的信號脈沖不是+V碼,而只有在連續(xù)兩個正整流電路輸出的信號脈沖之間無負整流電路輸出的信號脈沖,才能說明這兩個正整流電路輸出的信號脈沖在三階高密度雙極性碼中,是真正地同極性的,于是就可以判定第二個正整流電路輸出的信號脈沖實際上是+V碼,達到檢測+V碼的目地。
    一V碼檢測原理與+V碼檢測的類似,所不同的是,一V碼檢測電路在正整流電路輸出的信號脈沖控制下,對來自負整流電路輸出的信號脈沖進行計數(shù)和檢測、判定,若檢測到一V碼,則輸出一V碼信號。其模型如圖7與圖8所示。

3.2 扣V扣B模塊的實現(xiàn)
    建模思路是用V碼檢測模塊所檢測出的V碼信號去控制一個四位移位寄存器,若未碰到V脈沖,則整流輸出合成信號在時鐘的節(jié)拍下,順利通過移位寄存器,當碰到有V脈沖時,該V脈沖將使移位寄存器清零??紤]到四連O,即V脈沖及其前面的三個碼元應(yīng)為O碼,所以,可設(shè)置四位的移位寄存器,當V碼清零時,同時將移存器中的四位碼全變?yōu)?。不管是否有B脈沖,在此模塊中,一并清零,因而無須另設(shè)扣B電路。另外移位四位寄存器起到延時四位時鐘周期的作用,以使所檢測出的V脈沖與信號流中的V脈沖位置對齊,保證清零的準確性,其模型如圖9所示。

4 三階高密度雙極性編碼的仿真
    在此以四連“O”的可能情況進行如表1的多“0”消息代碼進行分析,利用EDA工具對硬件描述語言源程序進行編譯、適配、優(yōu)化、邏輯綜合與仿真,其仿真結(jié)果達到了編碼要求,仿真圖如圖10所示。將三階高密度雙極性編碼硬件描述下載到CPLD或FPGA目標芯片中,連接好CC4052進行實際應(yīng)用測試,用示波器測得編碼波形如圖ll所示,完成了實際轉(zhuǎn)換需求。

5 三階高密度雙極性譯碼的仿真
    在此以消息代碼“111000011000011101”進行分析,利用EDA工具對硬件描述語言源程序進行編譯、適配、優(yōu)化、邏輯綜合與仿真,其仿真結(jié)果達到了編碼要求。仿真圖如圖12,圖13,圖14所示。將三階高密度雙極性譯碼硬件描述下載到CPLD或FPGA目標芯片中,連接好雙/單極性變換電路及時鐘提取電路進行實際應(yīng)用測試,用示波器測得譯碼輸出波形如圖14所示,完成了實際譯碼需求。

6 結(jié)語
    將基于硬件描述語言的三階高密度雙極性編譯碼IP核實現(xiàn)在光通信等系統(tǒng)中,能滿足實際上測試的需要。且運用基于硬件描述語言的可編程芯片開發(fā)技術(shù),將信號處理的相關(guān)電路進行硬件描述,用CPLD/FPGA技術(shù)實現(xiàn)數(shù)字通信系統(tǒng),不僅可以通過芯片設(shè)計實現(xiàn)多種數(shù)字邏輯功能,且由于管腳定義的靈活性,提高了工作效率,極大地減少了電路設(shè)計的時間和可能發(fā)生的錯誤,降低了開發(fā)成本。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉