當(dāng)前位置:首頁 > 嵌入式 > 嵌入式教程
[導(dǎo)讀]基于CPLD和嵌入式系統(tǒng)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計與實(shí)現(xiàn)

介紹一種基于CPLD嵌入式系統(tǒng)高速數(shù)據(jù)采集系統(tǒng),并詳細(xì)闡述了系統(tǒng)的結(jié)構(gòu)和軟硬件的實(shí)現(xiàn)方案。
  關(guān)鍵詞:高速數(shù)據(jù)采集;CPLD;嵌入式系統(tǒng)

Design and Implementation of High?speed Data Sampling System Ba sed on
CPLD and Embedded System
LIN Dehui, DAO Kegang, DENG Yonggang, CHEN Sen
(Dept. of Information Engineering, China Institute of Metrology, Hang zhou 310018, China)
  Key words: high?speed data sampling; CPLD; embedded system
1系統(tǒng)結(jié)構(gòu)
  高速數(shù)據(jù)采集系統(tǒng)由高速ADC、CPLD、FIFO和嵌入式系統(tǒng)組成,系統(tǒng)結(jié)構(gòu)如圖1所示。
2.1嵌入式操作系統(tǒng)—Linux
  Linux作為嵌入式操作系統(tǒng)有以下幾大優(yōu)點(diǎn):
  (1)可應(yīng)用于多種硬件平臺;(2)源代碼公開;(3)微內(nèi)核直接提供網(wǎng)絡(luò)支持;(4)高度模塊化使添加部件非常簡單。
2.2硬件設(shè)計
  整個數(shù)據(jù)采集板采用雙層設(shè)計,上層是嵌入式系統(tǒng)的核心板,包括嵌入式系統(tǒng)CPU、FLASH和SDRAM等系統(tǒng)基本配置。MPC860的控制總線與數(shù)據(jù)總線通過核心板100線×3的接口插座與下面的擴(kuò)展板各芯片通訊。硬件的結(jié)構(gòu)框圖見圖2。
  嵌入式系統(tǒng)的CPU選用Motorola的MPC860芯片。它內(nèi)部集成了微處理器和一些控制領(lǐng)域的常用外圍組件,特別適用于互聯(lián)網(wǎng)絡(luò)和數(shù)據(jù)通信。MPC860 PowerQUICC通信處理器可以根據(jù)用戶的不同要求提供2~4個串行通信控制器、數(shù)據(jù)緩存,各種級別的網(wǎng)絡(luò)協(xié)議支持。該處理器專為寬帶接入設(shè)備如路由器、集線器、交換機(jī)和網(wǎng)關(guān)等設(shè)計。
2.2.2系統(tǒng)內(nèi)存
  系統(tǒng)內(nèi)存由3部分組成,MPC860內(nèi)部集成了4KB數(shù)據(jù)Cache,以及片外擴(kuò)展的Flash和SDRAM。Flash為2片Am29LV160D,總?cè)萘繛?MB×8bit,用來存放ppcboot.bin和linux.bin文件。SDRAM采用2片K4S641632F,總?cè)萘繛?6MB×8bit。
2.2.3通用外設(shè)
  MPC860的4個串行通信控制器(SCC)支持以太網(wǎng)、HDLC/SDLC、HDLC總線(用以實(shí)現(xiàn)基于HDLC的局域網(wǎng))、AppleTalk、UART、比特流透明傳輸、基于幀的透明傳輸(CRC可選)、支持PPP(Point to Point Protocol)的異步HDLC等標(biāo)準(zhǔn)協(xié)議,只需很少的外圍芯片就可以實(shí)現(xiàn)串行口和USB Slave接口。MPC860外擴(kuò)一片LXT905PC就方便地實(shí)現(xiàn)了一個10BASE?T的以太網(wǎng)接口。
2.2.4嵌入式系統(tǒng)調(diào)試
  MPC860處理器支持BDM(背景調(diào)試模式),完成板卡硬件檢測、下載、運(yùn)行、燒寫FLASH、內(nèi)核調(diào)試、單步調(diào)試等最底層的調(diào)測功能。在背景調(diào)試模式下,通過向CPU發(fā)送命令,可以實(shí)現(xiàn)對寄存器、系統(tǒng)存儲器的訪問。
  另外,在調(diào)試時還可以使用Motorola公司的Power TAP Pro仿真器和Code Warrior IDE for PowerPC編譯環(huán)境在windows下進(jìn)行應(yīng)用程序的開發(fā)和調(diào)試。
2.2.5A/D轉(zhuǎn)換和CPLD電路
  A/D采樣采用的器件為ADC08200,精度為8位,采樣頻率由20MSps至200MSps,本電路中的A/D采樣頻率為100MSps。CPLD芯片采用EPM3128ATC144-5,具有128個宏單元,可以提供2500個邏輯門,計數(shù)頻率上限為192.3MHz。A/D采樣時鐘由CPLD提供。晶振頻率為100MHz,直接接入到CPLD中,由CPLD產(chǎn)生累加電路的其他信號。
2.2.6CPLD器件的編程與調(diào)試
  CPLD器件的編程采用VHDL語言。程序經(jīng)過邏輯綜合(邏輯綜合的軟件為Altera公司的QuartusⅡ 4.0)后即可利用下載線通過JTAG(聯(lián)合測試行動組)接口將邏輯綜合生成的*.pof文件燒寫到CPLD器件中,然后即可測試芯片的功能。[!--empirenews.page--]
2.2.7FIFO數(shù)據(jù)緩存電路
  從圖1可以看出,系統(tǒng)中包含兩級FIFO。第一級FIFO芯片采用1片CY7C4251,容量為8KB×9bit,工作頻率為100MHz。第二級FIFO采用2片CY7C4255并聯(lián),容量為8KB×36bit,但實(shí)際上只用了24bit數(shù)據(jù)寬度,因?yàn)?bit的A/D轉(zhuǎn)換數(shù)據(jù)累加10000次,24bit就能滿足系統(tǒng)的功能要求。
2.3軟件開發(fā)
  該數(shù)據(jù)采集系統(tǒng)的軟件編程包括兩部分,一部分是MPC860嵌入式系統(tǒng)的編程;另一部分是CPLD的編程。關(guān)于CPLD的編程模式見2.2.6,這里只介紹嵌入式系統(tǒng)的軟件開發(fā)模式。
  本系統(tǒng)采用交叉編譯的方式進(jìn)行Linux應(yīng)用程序的開發(fā)和調(diào)試,先將應(yīng)用程序在宿主機(jī)上調(diào)試通過后,再移植到目標(biāo)板。這種模式適合于大型復(fù)雜的應(yīng)用,優(yōu)點(diǎn)是程序調(diào)試方便但移植需要做一些工作。其開發(fā)流程如圖3所示。
  系統(tǒng)總的工作過程為:由MPC860發(fā)送一個START高電平給EPM3128,EPM3128接收到此信號后,產(chǎn)生2000個10ns的脈沖信號給ADC08200,采樣后的數(shù)據(jù)存放在CY7C4251中。EPM3128產(chǎn)生CY7C4251的讀脈沖依次讀取FIFO中的數(shù)據(jù)并將其與從CY7C4255中取來的24位數(shù)據(jù)相加后再送回到CY7C4255中,每次累加在40ns中完成。這樣循環(huán)10000次,就完成了數(shù)據(jù)的累加。累加完成后,EPM3128發(fā)送IRQ中斷請求信號至MPC860,MPC860響應(yīng)中斷在IO口上產(chǎn)生READ低電平讀信號,CPLD產(chǎn)生CY7C4255的讀使能信號將數(shù)據(jù)讀出送至三態(tài)緩沖器74F245,MPC860讀取數(shù)據(jù)時發(fā)送OE信號選通數(shù)據(jù)三態(tài)緩沖器74F245將數(shù)據(jù)讀出至MPC860數(shù)據(jù)總線,接收完數(shù)據(jù)通過 網(wǎng)口將數(shù)據(jù)發(fā)送給上位機(jī)處理。累加結(jié)果的讀取過程如圖4所示。
?
  本文介紹的高速數(shù)據(jù)采集系統(tǒng)實(shí)現(xiàn)了分布式光纖溫度傳感器測溫系統(tǒng)中噪聲的有效抑制,具 有速度快、可靠性高的特點(diǎn)。另外由于CPLD的可編程性,可以對該電路板加以改造用在其他 的高速數(shù)據(jù)采集場合。
本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運(yùn)營商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團(tuán))股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉