Altera公司宣布新的零功耗MAX® IIZ CPLD進(jìn)一步擴(kuò)展了其低功耗可編程邏輯解決方案產(chǎn)品組合,該器件是專門針對解決便攜式應(yīng)用市場的功耗、封裝和價格限制而設(shè)計開發(fā)的。和相競爭的傳統(tǒng)宏單元CPLD相比,MAX IIZ器件
Altera公司宣布推出新的零功耗MAX IIZ CPLD進(jìn)一步擴(kuò)展了其低功耗可編程邏輯解決方案產(chǎn)品組合,該器件是專門針對解決便攜式應(yīng)用市場的功耗、封裝和價格限制而設(shè)計開發(fā)的。和相競爭的傳統(tǒng)宏單元CPLD相比,MAX IIZ器件具
Actel公司推出全新Icicle™ 工具套件,進(jìn)一步彰顯業(yè)界最低功耗現(xiàn)場可編程門陣列 (FPGA) 在便攜式解決方案中的優(yōu)勢。新工具套件充分利用Actel的5微瓦 (µW) IGLOO™ FPGA,展現(xiàn)了IGLOO在便攜式應(yīng)用中的
某些應(yīng)用,例如雙極性放大器、光模塊、電荷耦合器件(CCD)偏置等,通常需要通過正 輸入電壓來提供負(fù)輸出電壓。 電源管理系統(tǒng)的設(shè)計人員需要多功能開關(guān)控制器和穩(wěn)壓器,以便解
為了滿足便攜式應(yīng)用對功耗的嚴(yán)苛要求,Actel公司宣布推出業(yè)界最低功耗的現(xiàn)場可編程門陣列(FPGA)--IGLOO系列。這個以Flash為基礎(chǔ)的產(chǎn)品系列的靜態(tài)功耗為5μW,是最接近競爭產(chǎn)品功耗的四分之一;與目前領(lǐng)先的PLD產(chǎn)品比
ACTEL推出全新Icicle 工具套件,進(jìn)一步彰顯業(yè)界最低功耗現(xiàn)場可編程門陣列 (FPGA) 在便攜式解決方案中的優(yōu)勢。新工具套件充分利用Actel的5微瓦 (µW) IGLOO™ FPGA,展現(xiàn)了IGLOO在便攜式應(yīng)用中的超低功耗特
國能源部估計,預(yù)計美國總的能源消耗在2035年將增加30%,達(dá)到5萬億千瓦,而在同一時期計劃開發(fā)的能源,包括可再生能源,增長率僅有22%。 此外,對能源管理的策略則是非常原始和低效的,結(jié)果降低了能源分
Actel公司為了進(jìn)一步擴(kuò)展其低功耗可編程解決方案組合,于1月7日為設(shè)計者引入高性能低功耗ProASIC3L系列的FPGA。與上一代ProASIC3 FPGA相比動態(tài)功耗降低了40%,靜態(tài)功耗降低了91%,新款基于Flash的系列以降動態(tài)降低功
Actel公司充分利用領(lǐng)先業(yè)界的5µW Actel IGLOO FPGA 的優(yōu)勢,推出IGLOO視頻演示板、帶有LCD面板的LCD適配器板、IGLOO視頻演示工具 (IVDK) 以及顯示相關(guān)的參考設(shè)計。 Actel預(yù)期這三款產(chǎn)品將會吸引便攜及手持式消
如今,各種規(guī)范和標(biāo)準(zhǔn)都對系統(tǒng)的整體功耗提出了越來越嚴(yán)格的要求,以至于系統(tǒng)設(shè)計師面臨越來越艱巨的挑戰(zhàn)。 傳統(tǒng)意義上,ASIC和CPLD是低功耗競爭中當(dāng)仁不讓的贏家。但是由于相對成本較高,且用戶對高端性能和額外邏輯
1 理解Thumb-2 首先,讓我們從一個看起來并不明顯的起點(diǎn)開始討論節(jié)能技術(shù)—指令集。所有Cortex-M CPU都使用Thumb-2指令集,它融合了32位ARM指令集和16位Thumb指令集,并且為原始性能和整體代碼大小提
考慮到我們今天所生活的時代,嵌入式系統(tǒng)的便攜性是十分關(guān)鍵的設(shè)計考慮因素。便攜式系統(tǒng)通常用電池供電,而電池使用壽命取決于系統(tǒng)的功耗。在提倡“綠色環(huán)保”計劃的今天,即便是市電供電的應(yīng)用也要把功
考慮到我們今天所生活的時代,嵌入式系統(tǒng)的便攜性是十分關(guān)鍵的設(shè)計考慮因素。便攜式系統(tǒng)通常用電池供電,而電池使用壽命取決于系統(tǒng)的功耗。在提倡“綠色環(huán)?!庇媱澋慕裉?,
對于FPGA來說,設(shè)計人員可以充分利用其可編程能力以及相關(guān)的工具來準(zhǔn)確估算功耗,然后再通過優(yōu)化技術(shù)來使FPGA設(shè)計以及相應(yīng)的PCB板在功率方面效率更高。 靜態(tài)和動態(tài)功耗及其變化 在90nm工藝時,電流泄漏問題對ASIC和F
發(fā)送器:該模塊發(fā)送鎖定狀態(tài)至接收端,等待響應(yīng),以使用新狀態(tài)更新閃存。在整個系統(tǒng)未使用時,它會保持在“關(guān)斷”狀態(tài)。當(dāng)用戶按下發(fā)送器上的開關(guān)時,整個系統(tǒng)的電源就會打
引言 針對中心機(jī)房功耗越來越大的問題,某些電信運(yùn)營商制定了采購設(shè)備功耗每年降低20%的目標(biāo)。半導(dǎo)體是功耗問題的關(guān)鍵所在,其解決方法是重新設(shè)計芯片實(shí)施和交付方案,而最新一代FPGA可以說是主要的推動力量。通過采
考慮到我們今天所生活的時代,嵌入式系統(tǒng)的便攜性是十分關(guān)鍵的設(shè)計考慮因素。便攜式系統(tǒng)通常用電池供電,而電池使用壽命取決于系統(tǒng)的功耗。在提倡“綠色環(huán)?!庇媱澋慕裉?,
消費(fèi)類手持設(shè)備市場正呈跳躍式發(fā)展。便攜式產(chǎn)品處理能力不斷增加,所支持的應(yīng)用越來越多;產(chǎn)品更新?lián)Q代速度加快,新產(chǎn)品必須滿足上市時間要求,以便獲得最大的市場機(jī)會;產(chǎn)品生命周期的縮短要求縮短開發(fā)周期,同時更
減少FPGA的功耗可帶來許多好處,如提高可靠性、降低冷卻成本、簡化電源和供電方式、延長便攜系統(tǒng)的電池壽命等。無損于性能的低功耗設(shè)計既需要有高功率效率的FPGA架構(gòu),也需要有能駕馭架構(gòu)組件的良好設(shè)計規(guī)范。 本文
隨著FPGA的密度越來越高,設(shè)計者們正在節(jié)能降耗方面取得越來越多的進(jìn)展。出現(xiàn)降低功耗這一趨勢的另一個原因是FPGA正在越來越廣泛地應(yīng)用于智能手機(jī)、媒體播放器、游戲機(jī)、衛(wèi)星導(dǎo)航設(shè)備以及數(shù)碼相機(jī)/攝像機(jī)等便攜式設(shè)