簡(jiǎn)介 “鎖相環(huán)”(PLL)是現(xiàn)代通信系統(tǒng)的基本構(gòu)建模塊。PLL通常用在無(wú)線電接收機(jī)或發(fā)射機(jī)中,主要提供“本振”(LO)功能;也可用于時(shí)鐘信號(hào)分配和降噪,而且越來(lái)越多地用作高采樣速率模數(shù)(A/D)轉(zhuǎn)換
航空通信設(shè)備包括短波通信、超短波通信設(shè)備,短波、超短波通信設(shè)備又分為常規(guī)通信方式和跳頻通信方式,跳頻通信因具有抗干擾性強(qiáng)、抗偵測(cè)能力好、頻譜利用率高和易于實(shí)現(xiàn)碼分多址等優(yōu)點(diǎn)被稱為無(wú)線電通信的&ldquo
摘要:Blackfin處理器廣泛應(yīng)用于便攜音視頻產(chǎn)品等嵌入式系統(tǒng),低功耗設(shè)計(jì)直接影響產(chǎn)品使用時(shí)間。文中從時(shí)鐘頻率、工作模式、片內(nèi)外設(shè)、內(nèi)核電壓等方面,說(shuō)明了Blackfin處理器低功耗設(shè)計(jì)的具體方法,根據(jù)實(shí)際應(yīng)用實(shí)現(xiàn)
摘要:Blackfin處理器廣泛應(yīng)用于便攜音視頻產(chǎn)品等嵌入式系統(tǒng),低功耗設(shè)計(jì)直接影響產(chǎn)品使用時(shí)間。文中從時(shí)鐘頻率、工作模式、片內(nèi)外設(shè)、內(nèi)核電壓等方面,說(shuō)明了Blackfin處理器低功耗設(shè)計(jì)的具體方法,根據(jù)實(shí)際應(yīng)用實(shí)現(xiàn)
1 引言 本文在傳統(tǒng)鎖相環(huán)結(jié)構(gòu)的基礎(chǔ)上進(jìn)行改進(jìn),設(shè)計(jì)了一款用于多路輸出時(shí)鐘緩沖器中的鎖相環(huán),其主 要結(jié)構(gòu)包括分頻器、鑒頻鑒相器(PFD)、電荷泵、環(huán)路濾波器和壓控振蕩器(VCO)。在鑒相器前采用預(yù) 分頻結(jié)構(gòu)減小
日前,Vishay Intertechnology, Inc.宣布,推出新系列4接線端、牛角式功率鋁電容器 --- 095 PLL-4TSI。電容器具有17種大尺寸外形,電壓等級(jí)從350V至450V,在85℃下的使用壽命長(zhǎng)達(dá)10,000小時(shí)。新款095 PLL-4TSI電容器
電路的功能如果要求振蕩頻率準(zhǔn)確、穩(wěn)定度好,采用石英晶體振蕩器作本振的PLL合成振蕩電路是比較合適的。但本電路采用了C-MOS型的PLL IC(4046),VCO輸出為方波,能以1KHZ為一級(jí)在1KHZ~399KHZ范圍內(nèi)連續(xù)變化。全部采
在此說(shuō)明以晶體振蕩器做為基準(zhǔn)振蕩器,將其與VCO以及PLL電路組合成為信號(hào)產(chǎn)生器的情形也被稱為頻率合成器。 此一PLL-VCO電路的設(shè)計(jì)規(guī)格如表l所示。振蕩頻率范圍為40M~60MHz內(nèi)的10MHz寬。每一頻率階段(step)寬幅為10
在此說(shuō)明以晶體振蕩器做為基準(zhǔn)振蕩器,將其與VCO以及PLL電路組合成為信號(hào)產(chǎn)生器的情形也被稱為頻率合成器。 此一PLL-VCO電路的設(shè)計(jì)規(guī)格如表l所示。振蕩頻率范圍為40M~60MHz內(nèi)的10MHz寬。每一頻率階段(step)寬幅為10
電路的功能很多電路都要求把頻率準(zhǔn)確地倍增,使用PLL電路可很容易組成滿足這種要求的電路。例如主振頻率為1KHZ,若使用倍增器內(nèi)插10個(gè)脈沖,可變成10KHZ的脈沖信號(hào)。在VCO中,即使主振頻率發(fā)生變化,也能獲得跟蹤主振
Analog Devices Inc. (ADI)和提供覆蓋整個(gè) RF 信號(hào)鏈的 RF IC 功能模塊的全球領(lǐng)導(dǎo)者宣布發(fā)布 ADIsimPLL(TM) 3.3版,這是其大獲成功的鎖相環(huán) (PLL) 電路設(shè)計(jì)和評(píng)估工具的最新版本。ADIsimPLL 3.3版可協(xié)助用戶對(duì)采用 A
高速的DSP視頻系統(tǒng)中有許多潛在的噪聲和輻射源,它們可以擾亂系統(tǒng)的工作,或者使設(shè)計(jì)通不過(guò)FCC的認(rèn)證。所幸的是,對(duì)噪聲和輻射的規(guī)劃和掌握可以幫助系統(tǒng)設(shè)計(jì)師將這些問(wèn)題減到最小。早期的努力將節(jié)省大量的調(diào)試工作和后期的麻煩。PCB布局和回路退耦是設(shè)計(jì)師可以限制系統(tǒng)噪聲和EMI的兩種常用技術(shù)。具備了這些技術(shù),DSP視頻設(shè)計(jì)師就能有效地解決系統(tǒng)的噪聲和輻射。
高速的DSP視頻系統(tǒng)中有許多潛在的噪聲和輻射源,它們可以擾亂系統(tǒng)的工作,或者使設(shè)計(jì)通不過(guò)FCC的認(rèn)證。所幸的是,對(duì)噪聲和輻射的規(guī)劃和掌握可以幫助系統(tǒng)設(shè)計(jì)師將這些問(wèn)題減到最小。早期的努力將節(jié)省大量的調(diào)試工作和后期的麻煩。PCB布局和回路退耦是設(shè)計(jì)師可以限制系統(tǒng)噪聲和EMI的兩種常用技術(shù)。具備了這些技術(shù),DSP視頻設(shè)計(jì)師就能有效地解決系統(tǒng)的噪聲和輻射。
高速的DSP視頻系統(tǒng)中有許多潛在的噪聲和輻射源,它們可以擾亂系統(tǒng)的工作,或者使設(shè)計(jì)通不過(guò)FCC的認(rèn)證。所幸的是,對(duì)噪聲和輻射的規(guī)劃和掌握可以幫助系統(tǒng)設(shè)計(jì)師將這些問(wèn)題減到最小。早期的努力將節(jié)省大量的調(diào)試工作和后期的麻煩。PCB布局和回路退耦是設(shè)計(jì)師可以限制系統(tǒng)噪聲和EMI的兩種常用技術(shù)。具備了這些技術(shù),DSP視頻設(shè)計(jì)師就能有效地解決系統(tǒng)的噪聲和輻射。
頻率源可以說(shuō)是一個(gè)通信系統(tǒng)的心臟,心臟的好壞很大程度上決定著一個(gè)機(jī)體的健康狀況,而鎖相環(huán)又是頻率源的主要組成部分,因此性能優(yōu)異的鎖相環(huán)芯片對(duì)于通信系統(tǒng)來(lái)說(shuō)是非常重要的。鎖相環(huán)的相位噪聲對(duì)電子設(shè)備和電子
基于DDS+PLL高性能頻率合成器的設(shè)計(jì)與實(shí)現(xiàn)
DDS+PLL高性能頻率合成器的設(shè)計(jì)與實(shí)現(xiàn)
摘要:設(shè)計(jì)一種基于PLL和TDA7010T的無(wú)線收發(fā)系統(tǒng)。該系統(tǒng)由發(fā)射電路、接收電路和控制電路3部分組成。發(fā)射電路采用FM和FSK調(diào)制方式,用鎖相環(huán)(PLL)穩(wěn)定栽渡頻率,實(shí)現(xiàn)模擬語(yǔ)音信號(hào)和英文短信的發(fā)射。接收電路以TDA701